Pre-Silicon验证和调试的验证吞吐量

借助 Cadence® Palladium® 硬件仿真平台,设计和验证团队在设计周期的早期,即 RTL 还在变化的时候,就可以全面支持多种仿真用例,提供最高的调试效率。

Palladium Z2 Enterprise Emulation Platform

与之前的平台相比,我们最新的企业仿真平台提供更高的容量和性能。Palladium Z2 平台支持的任务规模非常广泛,小至 800 万门级,大至 184 亿门级,并通过革命性的全新的模块化编译器大大加快了编译速度。

  • 容量和性能分别达到 Palladium Z1 平台的 2 倍和 1.5 倍
  • 模块化编译可加快迭代时间:在10 个小时内就能完成 100 亿门设计的编译
  • 10 倍的波形转储速度,2 倍的波形调试深度,2 倍的内存转储和调试上传速度,3 倍的主机吞吐带宽
  • FullVision 2.0——更新、更强的高性能调试引擎
  • 容量可从 800 万门扩展到 184 亿门

Palladium Z1 Enterprise Emulation Platform

我们的第一代企业仿真系统弥合了验证效率的差距,用于加速系统级芯片、子系统和 IP 模块的验证,以及系统级验证流程。

  • 容量可扩展至 70 亿门
  • 每小时编译多达 1.4 亿门
  • 工作量分配并能重塑工作
  • 出色的调试深度和上传速度

接口支持

为了与我们的仿真系统相辅相成,我们还提供业界领先的、最全面的物理和虚拟接口组合,让 Palladium 平台的使用变得更加简单高效。

  • SpeedBridge® Adapters:协议接口解决方案,借助 Palladium 仿真和 Protium 原型系统实现高效的驱动程序和应用级测试
  • EDK:可用于数据中心的预验证即用型仿真服务器,预先安装了 SpeedBridge 适配器
  • 存储模型:全面的产品组合支持业内大多数的标准内存模型
  • VirtualBridge™ Adapters:使用户应用程序和操作系统驱动程序能够建立与 Palladium 仿真和 Protium 原型系统的虚拟协议连接
  • Accelerated VIP:一套全面的高性能协议 IP,可验证系统级芯片的接口和外围设备

应用场景

Palladium Z2 平台提供了超越仿真系统的增强功能:

  • 代码和功能覆盖率转储
  • 基于硬件验证语言的测试平台加速
  • 电路内仿真
  • 电路内加速
  • 虚拟平台混合加速
  • 通用验证方法 (UVM) 加速
  • 基于矢量的加速
  • 具有 IEEE 1801 UPF 约束的多电源域验证
  • 基于硬件和基于后处理的大规模并行动态功耗分析 (DPA)