Home
  • 产品
  • 解决方案
  • 支持与培训
  • 公司
  • ZH CN
    • SELECT YOUR COUNTRY OR REGION

    • US - English
    • Japan - 日本語
    • Korea - 한국어
    • Taiwan - 繁體中文

尖端设计工具

  • 数字设计与签核
  • 定制 IC/模拟/ RF 设计
  • 系统设计与验证
  • IP
  • IC 封装设计与分析

创新系统设计

  • 系统分析
  • 嵌入式原型验证
  • PCB 设计与分析

万物智能

  • AI / 机器学习
  • AI IP 产品

CADENCE云服务

VIEW ALL PRODUCTS

数字设计与签核

Cadence® 数字与签核解决方案, 提供快速的设计收敛和更出色的可预测性,助您实现功耗、性能和面积(PPA)目标。

PRODUCT CATEGORIES

  • 逻辑等效性检查
  • SoC Implementation and Floorplanning
  • 形式验证与功能 ECO
  • 低功耗验证
  • RTL 综合
  • 功耗分析
  • 约束和CDC签核
  • 硅签核
  • 库表征
  • 可测性设计

FEATURED PRODUCTS

  • Genus Synthesis Solution
  • Conformal Smart LEC
  • Innovus Implementation System
  • Tempus Timing Signoff Solution
  • Pegasus Verification System
  • RESOURCES
  • Flows

定制 IC/模拟/ RF 设计

Cadence® 定制、模拟和射频设计解决方案可以实现模块级和混合信号仿真、布线和特征参数提取等诸多日常任务的自动化,助您节省大量时间。

PRODUCT CATEGORIES

  • 电路设计
  • 电路仿真
  • 版图设计
  • 版图验证
  • 特征库提取
  • RF / Microwave Solutions

FEATURED PRODUCTS

  • Spectre X Simulator
  • Virtuoso RF Solution
  • Virtuoso Layout Suite
  • Virtuoso ADE Product Suite
  • Virtuoso Advanced Node
  • Voltus IC Power Integrity Solution
  • RESOURCES
  • Flows

系统设计与验证

Cadence® Verification Suite中的系统设计和验证解决方案提供仿真、加速、模拟和验证管理功能。

PRODUCT CATEGORIES

  • 调试纠错分析
  • 硬件仿真加速器
  • 形式化验证与静态验证
  • FPGA 原型验证
  • 验证规划与管理
  • 仿真
  • 软件驱动验证
  • 验证IP(VIP)
  • System-Level Verification IP

FEATURED PRODUCTS

  • JasperGold Formal Verification Platform
  • Xcelium Logic Simulation
  • Palladium Z1 Enterprise Emulation Platform
  • Protium X1 Enterprise Prototyping Platform
  • vManager Verification Management
  • System VIP
  • RESOURCES
  • Flows

IP

开放的 IP 平台助您定制应用驱动的系统级芯片(SoC)设计。

PRODUCT CATEGORIES

  • Interface IP
  • Denali Memory IP
  • Tensilica 处理器 IP
  • Analog IP
  • System / Peripherals IP
  • 验证 IP

IC 封装设计与分析

提升先进封装、系统规划和多织构互操作性的效率和准确性,Cadence 封装实现工具可实现自动化和精准度。

PRODUCT CATEGORIES

  • IC 封装设计
  • IC封装设计流程
  • SI/PI 分析
  • SI/PI 分析点工具
  • 跨平台协同设计与分析

系统分析

Cadence®系统分析解决方案提供高精度的电磁提取和仿真分析,确保您的系统在广泛的运行条件下正常工作。

PRODUCT CATEGORIES

  • 射频/微波设计
  • 热求解器
  • 电磁求解器

FEATURED PRODUCTS

  • Clarity 3D Solver
  • Clarity 3D Transient Solver
  • Celsius Thermal Solver
  • Sigrity Advanced SI
  • Sigrity Advanced PI
  • RESOURCES
  • System Analysis Resources Hub

嵌入式原型验证

PCB 设计与分析

Cadence® PCB 设计解决方案更好地结合了组件设计和约束驱动流程的系统级仿真,实现更短、更加可预测的设计周期。

PRODUCT CATEGORIES

  • 原理图设计
  • PCB 版图设计
  • 库与设计数据管理
  • 模拟/混合信号仿真
  • SI/PI 分析
  • SI/PI 分析点工具
  • 射频/微波设计

FEATURED PRODUCTS

  • Allegro Package Designer Plus
  • Allegro PCB Designer
  • RESOURCES
  • What's New in Allegro
  • What's New in Sigrity
  • Flows
  • Advanced PCB Design & Analysis Blog

AI / 机器学习

AI IP 产品

产业方案

  • 5G系统与子系统
  • 航天与国防
  • 汽车电子解决方案
  • AI / 机器学习

技术方案

  • 3D-IC设计
  • 数字先进节点
  • Arm-Based解决方案
  • Cloud 解决方案
  • 低功耗设计
  • 混合信号设计
  • 光电设计
  • 射频/微波
See how our customers create innovative products with Cadence

技术支持

  • 技术支持流程
  • 线上技术支持
  • 软件下载
  • 计算平台支持
  • 售后支持联络
  • 技术论坛

培训

  • 定制IC/模拟/设计
  • 设计语言及方法学
  • 数字设计与签核
  • IC封装
  • PCB设计
  • 系统设计与验证
  • Tensilica处理器IP
Stay up to date with the latest software 24/7 - Cadence Online Support Visit Now

公司介绍

  • 关于我们
  • 成功合作
  • 投资者关系
  • 管理团队
  • Computational Software
  • Alliances
  • 公司社会责任
  • Cadence大学计划

媒体中心

  • 会议活动
  • 新闻中心
  • 博客

企业文化与职业

  • Cadence文化与多样性
  • 招贤纳士
Learn how Intelligent System Design™ powers future technologies Browse Cadence’s latest on-demand sessions and upcoming events. Explore More
ZH - China
  • US - English
  • Japan - 日本語
  • Korea - 한국어
  • Taiwan - 繁體中文
  • 产品
    • 尖端设计工具
      • 数字设计与签核
        • PRODUCT CATEGORIES
          • 逻辑等效性检查
          • SoC Implementation and Floorplanning
          • 形式验证与功能 ECO
          • 低功耗验证
          • RTL 综合
          • 功耗分析
          • 约束和CDC签核
          • 硅签核
          • 库表征
          • 可测性设计
        • FEATURED PRODUCTS
          • Genus Synthesis Solution
          • Conformal Smart LEC
          • Innovus Implementation System
          • Tempus Timing Signoff Solution
          • Pegasus Verification System
          • RESOURCES
          • Flows
      • 定制 IC/模拟/ RF 设计
        • PRODUCT CATEGORIES
          • 电路设计
          • 电路仿真
          • 版图设计
          • 版图验证
          • 特征库提取
          • RF / Microwave Solutions
        • FEATURED PRODUCTS
          • Spectre X Simulator
          • Virtuoso RF Solution
          • Virtuoso Layout Suite
          • Virtuoso ADE Product Suite
          • Virtuoso Advanced Node
          • Voltus IC Power Integrity Solution
          • RESOURCES
          • Flows
      • 系统设计与验证
        • PRODUCT CATEGORIES
          • 调试纠错分析
          • 硬件仿真加速器
          • 形式化验证与静态验证
          • FPGA 原型验证
          • 验证规划与管理
          • 仿真
          • 软件驱动验证
          • 验证IP(VIP)
          • System-Level Verification IP
        • FEATURED PRODUCTS
          • JasperGold Formal Verification Platform
          • Xcelium Logic Simulation
          • Palladium Z1 Enterprise Emulation Platform
          • Protium X1 Enterprise Prototyping Platform
          • vManager Verification Management
          • System VIP
          • RESOURCES
          • Flows
      • IP
        • PRODUCT CATEGORIES
          • Interface IP
          • Denali Memory IP
          • Tensilica 处理器 IP
          • Analog IP
          • System / Peripherals IP
          • 验证 IP
      • IC 封装设计与分析
        • PRODUCT CATEGORIES
          • IC 封装设计
          • IC封装设计流程
          • SI/PI 分析
          • SI/PI 分析点工具
          • 跨平台协同设计与分析
    • 创新系统设计
      • 系统分析
        • PRODUCT CATEGORIES
          • 射频/微波设计
          • 热求解器
          • 电磁求解器
        • FEATURED PRODUCTS
          • Clarity 3D Solver
          • Clarity 3D Transient Solver
          • Celsius Thermal Solver
          • Sigrity Advanced SI
          • Sigrity Advanced PI
          • RESOURCES
          • System Analysis Resources Hub
      • 嵌入式原型验证
      • PCB 设计与分析
        • PRODUCT CATEGORIES
          • 原理图设计
          • PCB 版图设计
          • 库与设计数据管理
          • 模拟/混合信号仿真
          • SI/PI 分析
          • SI/PI 分析点工具
          • 射频/微波设计
        • FEATURED PRODUCTS
          • Allegro Package Designer Plus
          • Allegro PCB Designer
          • RESOURCES
          • What's New in Allegro
          • What's New in Sigrity
          • Flows
          • Advanced PCB Design & Analysis Blog
    • 万物智能
      • AI / 机器学习
      • AI IP 产品
    • CADENCE云服务
    • VIEW ALL PRODUCTS
  • 解决方案
      • 产业方案
        • 5G系统与子系统
        • 航天与国防
        • 汽车电子解决方案
        • AI / 机器学习
      • 技术方案
        • 3D-IC设计
        • 数字先进节点
        • Arm-Based解决方案
        • Cloud 解决方案
        • 低功耗设计
        • 混合信号设计
        • 光电设计
        • 射频/微波
      • 产业方案
        • 5G系统与子系统
        • 航天与国防
        • 汽车电子解决方案
        • AI / 机器学习
      • 技术方案
        • 3D-IC设计
        • 数字先进节点
        • Arm-Based解决方案
        • Cloud 解决方案
        • 低功耗设计
        • 混合信号设计
        • 光电设计
        • 射频/微波
      • 产业方案
        • 5G系统与子系统
        • 航天与国防
        • 汽车电子解决方案
        • AI / 机器学习
      • 技术方案
        • 3D-IC设计
        • 数字先进节点
        • Arm-Based解决方案
        • Cloud 解决方案
        • 低功耗设计
        • 混合信号设计
        • 光电设计
        • 射频/微波
  • 支持与培训
      • 技术支持
        • 技术支持流程
        • 线上技术支持
        • 软件下载
        • 计算平台支持
        • 售后支持联络
        • 技术论坛
      • 培训
        • 定制IC/模拟/设计
        • 设计语言及方法学
        • 数字设计与签核
        • IC封装
        • PCB设计
        • 系统设计与验证
        • Tensilica处理器IP
      • 技术支持
        • 技术支持流程
        • 线上技术支持
        • 软件下载
        • 计算平台支持
        • 售后支持联络
        • 技术论坛
      • 培训
        • 定制IC/模拟/设计
        • 设计语言及方法学
        • 数字设计与签核
        • IC封装
        • PCB设计
        • 系统设计与验证
        • Tensilica处理器IP
      • 技术支持
        • 技术支持流程
        • 线上技术支持
        • 软件下载
        • 计算平台支持
        • 售后支持联络
        • 技术论坛
      • 培训
        • 定制IC/模拟/设计
        • 设计语言及方法学
        • 数字设计与签核
        • IC封装
        • PCB设计
        • 系统设计与验证
        • Tensilica处理器IP
  • 公司
      • 公司介绍
        • 关于我们
        • 成功合作
        • 投资者关系
        • 管理团队
        • Computational Software
        • Alliances
        • 公司社会责任
        • Cadence大学计划
      • 媒体中心
        • 会议活动
        • 新闻中心
        • 博客
      • 企业文化与职业
        • Cadence文化与多样性
        • 招贤纳士
      • 公司介绍
        • 关于我们
        • 成功合作
        • 投资者关系
        • 管理团队
        • Computational Software
        • Alliances
        • 公司社会责任
        • Cadence大学计划
      • 媒体中心
        • 会议活动
        • 新闻中心
        • 博客
      • 企业文化与职业
        • Cadence文化与多样性
        • 招贤纳士
      • 公司介绍
        • 关于我们
        • 成功合作
        • 投资者关系
        • 管理团队
        • Computational Software
        • Alliances
        • 公司社会责任
        • Cadence大学计划
      • 媒体中心
        • 会议活动
        • 新闻中心
        • 博客
      • 企业文化与职业
        • Cadence文化与多样性
        • 招贤纳士

Virtuoso ADE Product Suite

模拟设计的新声音

Read Analog Verification White Paper Read ADVANCED-NODE White Paper
  • Overview
  • Resources
  • Videos
  • News and Blogs
  • Support and Training

主要优点

  • 使模拟、混合信号和射频集成电路设计的电路探索变得容易
  • 广泛的设计探索、仿真和验证
  • 模拟指标-验证考核中心
  • 针对高良率和先进节点设计,新颖的统计分析
  • 通过TüV SüD“适用于目的–TCL 1”认证,符合ISO 26262汽车功能安全要求

随着新的ISO标准、先进节点设计和系统设计实现要求的出现,模拟工程师面临最大限度提高生产率和可预测性困境的同时,也面临着上市时间的挑战。Cadence® Virtuoso® ADE product suite具有无与伦比的性能和易使用的功能,这为高质量定制设计、分析和验证建立新标准。

全新Virtuoso ADE product suite使设计师能够针对设计目标进行全面探索、分析和验证设计,从而在整个设计周期中保持设计意图。作为业界领先的模拟仿真控制和管理解决方案,Virtuoso ADE product suite允许您在设计流程中灵活选择最能支持您的设计目标的产品。

Virtuoso ADE Explorer

借助 Virtuoso ADE Explorer,您可以更轻松地探索设计的初始阶段:

  • Spectre®检查功能支持仿真过程中检测和报告电路问题
  • 实时调整,快速精确地定位您的设计技术要求
  • 通过/失败 规格书
  • 工艺角和蒙特卡罗统计环境,用于检测和修复集成电路的工艺变化问题
Virtuoso ADE Assembler

使用 Virtuoso ADE Assembler, 从技术要求驱动的角度,在接近设计和分析的环境中分析电路的各种状态:

  • 快速测试电路的多种技术指标、多种仿真激励和统计方差
  • 添加小型运行计划可以轻松创建条件判断和相关的仿真
  • 内置先进统计功能,例如最坏情况下的工艺角开发
  • 通过使用先进的优化技术来平衡您冲突的设计技术要求
  • 可以在您的设计中管理广泛的设计检查,以便快速找到有故障的网线和器件
  • 通过分析部分版图和走线的寄生效应,验证您设计中关键路径的设想是否有效
  • 可选的Virtuoso Variation Option,适用于需要进行先进节点 (16纳米及以下) 统计、统计灵敏度和大于3 sigma的高良率评估的客户
Virtuoso ADE Verifier

借助Virtuoso ADE Verifier获得电路状态的全局视图,并轻松验证模拟设计的所有活动部分均符合您的芯片架构师设定的总体设计技术要求。手动尝试做这项工作经常会导致错误,因为这些方法和设计软件之间存在脱节。这种问题已经不存在了,现在你可以:

  • 将公司内多个设计人员的模拟测试与电路的最高级技术要求联系起来,并在一个简单易用的考核中心查看这些数据
  • 查看整个设计团队的测试通过/失败结果
  • 更新会自动反映在考核中心
  • 使用回归测试建立一座通向数字世界的桥梁,以支持混合信号验证
Virtuoso Variation Option

使用Virtuoso Variation Option来发现您设计的变化可能会破坏结果的区域:

  • 简单易用、任务驱动的用户界面最大限度地减少设置时间
  • 快速蒙特卡罗分析采用高性能采样方法来有效验证良率或创建角,并为FinFET提供额外的加速
  • 高良率评估让您能够高效地分析您设计的5 sigma或6 sigma界限
  • 一键创建最坏情况的3 sigma角
  • 基于统计的失配和灵敏度分析

与MathWorks MATLAB集成 /h4>

与MathWorks MATLAB的集成使您能够在验证定制、射频和混合信号设计时加快大型数据集的处理:

  • 平台之间无缝共享数据,允许数据挖掘和高效分析,从而缩短上市时间
  • 使用专家级编码知识和底层APIs解决复杂的数据计算

ISO 26262汽车TCL1认证

业界首个模拟/混合信号设计实施和验证流程,旨在实现“适合用途-工具置信度1 (TCL1)”认证,使能够满足严格的ISO 26262汽车安全要求。该流程使用Virtuoso ADE Product Suite和Spectre Circuit Simulation Platform,从创建和仿真到物理实现和验证,实现晶体管级设计。Virtuoso ADE Verifier为设计工程师提供了一种集成的方法,可以根据单个电路规格验证安全规格,以提升设计信心。有关安全手册、工具信度分析(TCA)文件和TüV SüD公司合规报告的信息,请通过Cadence在线支持下载功能安全文件包。

Virtuoso ADE Product Suite

Contact Us

获取Virtuoso ADE Product Suite中关键产品功能的细目

  • Related Products

    • Virtuoso ADE Explorer
    • Virtuoso ADE Assembler
    • Virtuoso Variation Option
    • Virtuoso ADE Verifier
    • Virtuoso Visualization and Analysis
Resource Library

Press Releases (24)

  • GLOBALFOUNDRIES Collaborates with Cadence on Availability of Mixed-Signal OpenAccess PDK for 22FDX Platform to Enable Advanced Mixed-Signal and mmWave Design
  • Cadence Digital and Custom Flows Achieve Certification for TSMC N3 Process
  • Cadence Achieves Digital and Custom/Analog EDA Flow Certification for TSMC N6 and N5 Process Technologies
  • Cadence to Acquire AWR Corporation from National Instruments to Accelerate System Innovation for 5G RF Communications
  • Cadence and National Instruments Enter into Strategic Alliance Agreement to Enhance Electronic System Innovation
  • Cadence Automotive Reference Flow Certified by Samsung Foundry for Advanced-Node Design Creation
  • Cadence Digital and Signoff Full Flow and Custom/Analog Tools Certified for TSMC N6 and N5/N5P Process Technologies
  • Cadence Introduces the Spectre X Simulator, a Massively Parallel Circuit Simulator Delivering Up to 10X Faster Simulation with the Same Golden Accuracy
  • Cadence Custom/AMS Flow Certified on Samsung 7LPP Process Technology
  • Cadence Expands Virtuoso Platform with Enhanced System Design, Advanced Node Support down to 5nm, and Simulation-Driven Layout
  • Cadence Achieves TÜV SÜD’s First Comprehensive “Fit for Purpose - TCL1” Certification in Support of Automotive ISO 26262 Standard
  • Cadence Tools and Flows Achieve Production-Ready Certification for TSMC’s 12FFC Process
  • Cadence Collaborates with TSMC to Advance 7nm FinFET Plus Design Innovation
  • Cadence Custom/Analog and Full-Flow Digital and Signoff Tools Enabled for GLOBALFOUNDRIES 7LP Process Node
  • Cadence Digital, Signoff and Custom/Analog Tools Enabled on Samsung’s 7LPP and 8LPP Process Technologies
  • Cadence and MathWorks Announce New Integration to Accelerate Data Mining and Analytics
  • Cadence and MathWorks Provide System-Level Simulation Solutions for Mixed-Signal IoT and Automotive Applications
  • Cadence Unveils Next-Generation Virtuoso Platform Featuring Advanced Analog Verification Technologies and 10X Performance Improvements Across Platform
  • Silicon Labs Significantly Reduces Design Time Using the Cadence Mixed-Signal Low-Power Flow
  • Cadence Collaborates with Lumerical and PhoeniX Software to Offer Virtuoso Platform-Based Design Flow for Electronic /Photonic ICs
  • Cadence Unveils Virtuoso Advanced-Node Platform for 10nm Processes
  • Cadence and Intel Collaborate to Release 14nm Library Characterization Reference Flow for Customers of Intel Custom Foundry
  • Cadence Introduces New Mixed-signal and Radio Frequency Capabilities to Address Wireless Design Challenges
  • Cadence Announces New OrCAD Technology to Help Shorten PCB Design Cycles

Datasheet (5)

  • Virtuoso ADE Verifier Chinese Datasheet
  • Virtuoso ADE Explorer Datasheet
  • Virtuoso ADE Verifier Datasheet
  • Virtuoso Variation Option Datasheet
  • Virtuoso ADE Assembler Datasheet

Presentation (3)

  • Circuit Exploration of Designs Made Easy and Efficient!
  • New Virtuoso Design Platform
  • Speed Up Your Mixed-Signal Verification with Spectre X Simulator

Video (14)

  • Design and Verification of Mixed-Signal Systems with MathWorks and Cadence Tools
  • Accelerate Data Set Processing to Verify Custom and Mixed-Signal Designs
  • Getting the Most Out of Your Custom Waveforms
  • Meeting the Challenges of Chip Design Using the Virtuoso Suite
  • Looking for Efficiency While Leveraging the MathWorks and Cadence Alliance
  • Virtuoso ADE Explorer, Assembler, and Verifier- hear what people are saying about training
  • STMicroelectronics – New flow for Analog Top Level Design
  • Introducing New Integration with MathWorks
  • Extending the Power of MathWorks MATLAB Inside the Virtuoso ADE Suite
  • Combined MathWorks and Cadence Design Flow for Analog/Mixed-Signal IC Development
  • Celebrating 25 Years of Virtuoso Innovation
  • Verification Made Easy: Learn How to Avoid Mistakes with Virtuoso ADE Verifier
  • The New Sound of Analog Design: Simplify Design Verification with Virtuoso ADE Product Suite
  • Easily Explore and Analyze Your Design with Virtuoso ADE Product Suite

Webinar (3)

  • Accelerate Data Set Processing to Verify Custom and Mixed-Signal Designs
  • Getting the Most Out of Your Custom Waveforms
  • Combined MathWorks and Cadence Design Flow for Analog/Mixed-Signal IC Development

White Paper (2)

  • Accelerating Monte Carlo Analysis at Advanced Nodes White Paper
  • Plan-Based Analog Verification Methodology White Paper
VIEW ALL
Videos

Design and Verification of Mixed-Signal Systems with MathWorks and Cadence Tools

Accelerate Data Set Processing to Verify Custom and Mixed-Signal Designs

Getting the Most Out of Your Custom Waveforms

Meeting the Challenges of Chip Design Using the Virtuoso Suite

Looking for Efficiency While Leveraging the MathWorks and Cadence Alliance

Virtuoso ADE Explorer, Assembler, and Verifier- hear what people are saying about training

STMicroelectronics – New flow for Analog Top Level Design

Introducing New Integration with MathWorks

Extending the Power of MathWorks MATLAB Inside the Virtuoso ADE Suite

Combined MathWorks and Cadence Design Flow for Analog/Mixed-Signal IC Development

Celebrating 25 Years of Virtuoso Innovation

Verification Made Easy: Learn How to Avoid Mistakes with Virtuoso ADE Verifier

The New Sound of Analog Design: Simplify Design Verification with Virtuoso ADE Product Suite

Easily Explore and Analyze Your Design with Virtuoso ADE Product Suite

News ReleasesVIEW ALL
  • GLOBALFOUNDRIES Collaborates with Cadence on Availability of Mixed-Signal OpenAccess PDK for 22FDX Platform to Enable Advanced Mixed-Signal and mmWave Design 09/24/2020

  • Cadence Digital and Custom Flows Achieve Certification for TSMC N3 Process 08/25/2020

  • Cadence Achieves Digital and Custom/Analog EDA Flow Certification for TSMC N6 and N5 Process Technologies 06/02/2020

  • Cadence to Acquire AWR Corporation from National Instruments to Accelerate System Innovation for 5G RF Communications 12/02/2019

  • Cadence and National Instruments Enter into Strategic Alliance Agreement to Enhance Electronic System Innovation 12/02/2019

Blogs VIEW ALL
Support

Cadence is committed to keeping design teams highly productive. A range of support offerings and processes helps Cadence users focus on reducing time-to-market and achieving silicon success. Overview

Cadence Online Support

  • Details about online support Learn more

  • Have an account already?Log in

  • New to support?Sign up

  • Online support overview Link to video

Customer Support

  • Support Process

  • Software Downloads

  • Computing Platform Support

  • University Software Program

  • Customer Support Contacts

Training

Get the most out of your investment in Cadence technologies through a wide range of training offerings. We offer instructor-led classes at our training centers or at your site. We also offer self-paced online courses. Overview

Course Delivery Methods

  • Instructor-Led Training
  • Online Training
  • Get Cadence Certified

Regional Training Information

  • China
  • Europe, Middle East, and Africa
  • India
  • Japan
  • Korea
  • North America
  • Singapore
  • Taiwan

A Great Place to Do Great Work!

Sixth year on the FORTUNE 100 list

Our Culture Join The Team
  • 产品
  • 定制 IC /模拟/ RF 设计
  • 数字设计与Signoff
  • IC 封装设计与分析
  • IP
  • PCB 设计与分析
  • 系统分析
  • 系统设计与验证
  • 所有产品
  • 公司
  • 关于我们
  • 管理团队
  • 投资者关系
  • 产业联盟
  • 就业机会
  • Cadence 学术网
  • Supplier
  • 媒体中心
  • Events
  • 新闻中心
  • Cadence 设计
  • 博客
  • 论坛
  • 联系我们
  • 普通咨询
  • 客户支持
  • 媒体中心
  • 全球办公室查找

Stay Connected

Please confirm to enroll for subscription!

Stay Connected

Thank you for subscribing. You will get an email to confirm your subscription.

© 2021 Cadence Design Systems, Inc. All Rights Reserved.

沪ICP备18027754号-2 Terms of Use Privacy US Trademarks