核心优势

光电设计已迅速发展成为电子设计的主流。在高带宽需求的市场,光电集成电路 (PIC) 是唯一的解决之道。其他关键应用包括天线和射频系统、生物光电和环境传感系统。为了应对光电集成电路设计的挑战,Cadence 与生态系统合作伙伴共同开发了集成的电子/光电设计自动化 (EPDA) 环境。

经过验证的电子/
光子协同设计


经过验证的设计平台,用于电子/光电系统设计、仿真和分析

提高
效率


面向电子/光电电路的高效设计流程

管理复杂的
曲线设计


强大的功能和 API 集,用于生成和编辑复杂的曲线图形

产品

高效的光电设计流程概览

EPDA 环境基于 Cadence® Virtuoso® 定制设计平台,可为单片(带有电子和光子部件的单个芯片)和混合(以光子集成电路为基础,带有传统电子集成电路的 3D 集成电路堆叠)设计方法提供支持。全方位的 EPDA 流程支持原理图捕获、电路仿真、原理图驱动的版图实施以及复杂的光子 SKILL®PCell 和先进的光子版图生成器。它还提供用于混合系统的电子和光子部件协同设计。

查看产品说明书

光电IC 探索概览

光电IC 设计伴随着许多独特的挑战。其基于多边形的曲线版图,通常由手工绘制,需要耗费大量人力,容易出错且十分耗时。当前可用的工艺设计套件 (PDK) 功能尚不成熟,固定 GDS 版图单元、规格和工艺规则数量有限。错误检查颇具挑战性,而电路版图对比验证 (LVS) 和设计规则检查 (DRC) 工具只能提供一些初级功能。由于没有广泛接受的与 SPICE 相类似的工具提供支持,电路建模也是困难重重。通常,设计人员在设计系统时最终要两次手工绘制原理图,而在设计部件时也要人工绘制版图。Cadence 及其合作伙伴提供的 EPDA 环境可应对这些挑战,简化整个设计过程。

查看产品说明书

处理曲线版图概览

CurvyCore 基础架构和 API 集成到 Virtuoso 定制集成电路设计平台中,使设计人员可以轻松生成和编辑光子、MEMs、微流体和保形金属布线中常见的复杂曲线形状。将 CurvyCore 技术集成到 Virtuoso 平台中可为开发复杂的多构系统提供一个单一的设计环境。

了解更多