- Home
- :
- 关于我们
- :
- Newsroom
- :
- News Releases
- :
- 2021
- :
- GUC 应用 Cadence 数字全流程优化结果质量并加速流片
GUC 应用 Cadence 数字全流程优化结果质量并加速流片
07 Dec 2021
内容提要
- Cadence Innovus Implementation System 提供的Mixed Placer自动化技术将导线长度减少超过 10%,将开关功耗改善 5%
- GUC 将布局规划设计时间从几周减少到几天,加速了移动、汽车、人工智能和超大规模计算应用的 ASIC 设计创建流程
中国上海,2021年12月8日 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,Global Unichip Corporation (GUC) 应用 Cadence®数字全流程方案加快了其用于移动、汽车、人工智能和超大规模计算应用的 ASIC 设计流片。通过利用 Cadence Innovus ™ Implementation System 的 Mixed-placer 自动化技术,GUC 成功地将布局规划设计时间从几周缩短到几天,并将导线长度减少了 10% 以上,开关功耗改善 5%。
GUC 多年来一直使用 Cadence 的数字全流程,让最具挑战性的 ASIC 设计在最新的 5nm 和 3nm 工艺节点上实现流片。作为全球领先的 ASIC 供应商,在越来越苛刻的日程中提供最佳的功耗、性能和面积 (PPA) 结果对成功而言至关重要。
随着 ASIC 设计的规模和复杂性不断增长,布局规划中宏单元的数量也迅速增加,使得GUC传统的手动操作和迭代的布局规划成为实现流程中一个非常冗长的部分。使用 Innovus mixed-placer 技术,GUC 团队可以同时处理标准单元和宏单元的放置,使布局规划过程实现自动化,提高了效率并加速了 PPA 分析。
“随着我们的 ASIC 客户设计转向采用最新的工艺节点,规模和复杂性不断增加,GUC 一直在对最新技术进行战略投资,以确保我们能够满足并超越客户对最佳 PPA 的要求。” GUC 高级副总裁 Louis Lin 说,“Cadence Innovus mixed-placer 技术使我们在生产力方面取得了重大突破,这样我们就能更有效地完成客户的设计并加速流片。现在,Innovus mixed-placer 技术是 GUC 生产实现流程的关键部分,让我们的流片屡获成功,我们在大部分设计中都会用到它。”
Cadence 数字全流程为客户提供了一条快速的设计收敛路径和更好的可预测性。支持公司的智能系统设计(Intelligent System Design™) 战略,助力客户实现卓越的 SoC 设计。如需了解关于数字全流程的更多信息,请访问www.cadence.com/dffpr。
关于 Cadence
Cadence 在计算软件领域拥有超过 30 年的专业经验,是电子设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 拥有世界上最具创新精神的企业客户群,他们向消费电子、超大型计算机、5G 通讯、汽车、航空、工业和医疗等极具活力的应用市场交付从芯片、电路板到系统的卓越电子产品。Cadence 已连续七年名列美国《财富》杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站 cadence.com.
© 2021 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks 中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc.的商标或注册商标。所有其他标识均为其各自所有者的资产。
类别:精选
Cadence Newsroom
408-944-7039
newsroom@cadence.com

联系我们