Overview

De-Facto Standard in Customizable Processors

Cadence® Tensilica® Xtensa® processors combine the best of CPUs, GPUs, FPGAs, and dedicated custom RTL in ASICs/SoCs and enable the development of energy-efficient domain-specific processors that offer high performance, flexibility for future-proofing, and more importantly, can be tailored for your specific application requirements. Xtensa processors are based on a modular, highly flexible 32-bit RISC architecture that can easily scale from a tiny, cache-less controller or task engine to a high-performance SIMD/VLIW DSP. Furthermore, to facilitate the development of SoCs for functional safety, the Xtensa architecture supports a windowed watchdog timer (WWDT) and FlexLock including dual-core lockstep (DCLS).

Key Benefits

Innovation & Differentiation

Create unique differentiated hardware tailored to specific application requirements for optimal performance and energy efficiency

Future-proof your design

Programming flexibility for OTA updates to enable innovation that results in frequent algorithm updates

Unmatched Ease of Extensibility

Increased computational and I/O performance by executing multiple independent instructions in parallel and using wide I/O datapaths for virtually unlimited bandwidth

Features

  • Efficient real-time 32-bit base Xtensa processor architecture
  • Configurable instruction and data caches and local memories
  • Choose from pre-verified application-specific DSP ISAs
  • Click-box IEEE 754-compliant single- and double-precision floating-point options
  • Choice of low-power features
  • Extensibility with application-specific instructions, execution units, register files, and I/Os
  • Multiple bus interface options including Arm® AMBA® 3 and 4 AXI, ACE-Lite, PIF, AHB-Lite
  • Low-latency Integrated DMA (iDMA) Controller
  • Industry-standard debug features like JTAG and multi-core debug support
  • Compatible with Arm CoreSight™ debug and trace technology
  • Processor-specific software, tools, and models generated automatically
  • C/C++ compiler with proven auto-vectorizing capabilities
  • ISO 26262 compliant: Certified as ASIL-compliant and equipped with both hardware and software safety mechanisms

Partners

テンシリカのプロセッサIPは、業界のリーダーが提供するベスト・イン・クラスの製品とサービスを統合し、お客様のSoCデザインの開発を加速させると同時に、お客様の厳しい電力と性能の要求を満たすことができます。テンシリカ・プロセッサIPのサービスパートナーのリストは以下の通りです。

Technologies

オートモーティブ向け機能安全

テンシリカのプロセッサは、既製のプロセッサ/DSP IPであれ、特定のアプリケーションに特化したカスタム・ドメイン・プロセッサであれ、機能安全アプリケーションを可能にすることをお約束します。

Learn More

テンシリカ・プロセッサ・テクノロジー

差別化、市場投入までの時間短縮、柔軟性の向上、最高のパフォーマンス、電力、面積を得るために

LEARN MORE

TIE(Tensilica Instruction Extension)

パフォーマンス、エネルギー効率、差別化を最適化するDSP/プロセッサのカスタマイズ

Learn More

開発ツールチェーン

お客様のアプリケーションに完全にマッチし、構築しながら最適なプロセッサが得られることを保証します。

LEARN MORE

Support

Cadence is committed to keeping design teams highly productive with a range of support offerings and processes designed to keep users focused on reducing time to market and achieving silicon success.

無料ソフトウェア評価

SDKソフトウェア開発ツールキットを15日間無料でお試しいただけます。EclipseベースのIDEがいかに簡単に使えるかを実感いただけます。

Apply Now

トレーニング

テンシリカのハンズオントレーニングは、テンシリカのツールの理解と製品の活用を飛躍的にスピードアップさせることが実証されています。

Browse Catalog

オンラインサポート

最新の記事や技術資料を掲載したナレッジベースに24時間いつでもアクセスできます。(ログインが必要です)

Access Now

Xtensa Processor Generator (XPG)

Xtensa Processor Generator (XPG)は、Xtensaのテクノロジーの中核となるものです。この特許取得済みのクラウドベースのシステムは、構築しながら正しいプロセッサが得られ、それに関連するすべてのソフトウェア、モデルなどすべてを自動的に作成します。(ログインが必要です)

Launch XPG